热线电话:18575527796

市场永远在变,诚信永远不变。近年来,本团队业务量直线暴涨 现正筹备扩大规模 招募合伙人 共创未来 业内人士如有意合作 可联系我们!

联系我们

手机:13265839116
电话:18575527796
地址:广东省深圳市
邮箱:2359890219@qq.com

新闻资讯

当前位置: 首页 > 新闻资讯

工控电路板设计过程中常见的误区有哪些?

发布时间:2018-11-22 14:35:15点击量:53

    工控电路板设计过程中,有几个常见的误区:

    1:这板子的PCB设计要求不高,就用细一点的线,自动布吧

解读:自动布线必然要占用更大的PCB面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到PCB的成品率和钻头的消耗数量,节约了供应商的成本,也就给降价找到了理由。

    2:这些总线信号都用电阻拉一下,感觉放心些。

解读:电路设计的14个误区解读:信号需要上下拉的原因很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统常常是地址数据各32位,可能还有244/245隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了。

    3:CPU和FPGA的这些不用的I/O口怎么处理呢?先让它空着吧,以后再说。

解读:不用的I/O口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)

   4:这款FPGA还剩这么多门用不完,可尽情发挥吧

解读:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100倍。尽量减少高速翻转的触发器数量是降低FPGA功耗的根本方法。

    5:这些小芯片的功耗都很低,不用考虑

解读:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个ABT16244,没有负载的话耗电大概不到1毫安,但它的指标是每个脚可驱动60毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。

    6:存储器有这么多控制信号,我这块板子只需要用OE和WE信号就可以了,片选就接地吧,这样读操作时数据出来得快多了。

    解读:大部分存储器的功耗在片选有效时(不论OE和WE如何)将比片选无效时大100倍以上,所以应尽可能使用CS来控制芯片,并且在满足其它要求的情况下尽可能缩短片选脉冲的宽度。

    结论:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号的翻转差不多都由软件控制的,如果软件能减少外存的访问次数(多使用寄存器变量、多使用内部CACHE等)、及时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对具体单板的特定措施都将对降低功耗作出很大的贡献。